SN74HC166N

Texas Instruments
595-SN74HC166N
SN74HC166N

Fab. :

Description :
Registres à décalage compteur 8-Bit Parallel-Load

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 748

Stock:
748 Expédition possible immédiatement
Délai usine :
12 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
1,62 € 1,62 €
1,20 € 12,00 €
1,08 € 27,00 €
0,963 € 96,30 €
0,903 € 225,75 €
0,869 € 434,50 €
0,833 € 833,00 €
0,804 € 2 010,00 €
0,789 € 3 945,00 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Texas Instruments
Catégorie du produit: Registres à décalage compteur
RoHS:  
Serial/Parallel to Serial
1 Circuit
8 bit
PDIP-16
HC
CMOS
5 / 3
150 ns, 30 ns, 26 ns
2 V
6 V
- 40 C
+ 85 C
Tube
Marque: Texas Instruments
Fonction: 8 Bit Parallel Load
Style de montage: Through Hole
Nombre de lignes de sortie: 3 Line
Tension d'alimentation de fonctionnement: 2 V to 6 V
Type de produit: Counter Shift Registers
Série: SN74HC166
Nombre de pièces de l'usine: 25
Sous-catégorie: Logic ICs
Poids de l''unité: 1 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542319000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
JPHTS:
8542390990
MXHTS:
8542399999
ECCN:
EAR99

Registres à décalage de charge parallèle à 8 bits SN74HC166

Les registres à décalage de charge parallèle à 8 bits SN74HC166 de Texas Instruments présentent des entrées d’horloge contrôlées par porte (CLK, CLK INH) et une entrée transparente (CLR) de substitution. L’entrée de décalage/charge (SH/LD) établit les modes d’entrée parallèle ou d’entrée série. Lorsqu’il est élevé, SH/LD active l’entrée de données série (SER) et couple les huit bascules pour le décalage série à chaque impulsion d’horloge (CLK). Lorsque ce niveau est bas, les entrées de données parallèles (côté large) sont activées et le chargement synchrone se produit lors de l’impulsion d’horloge suivante. Le flux de données en série est inhibé pendant le chargement parallèle. La synchronisation est réalisée sur le bord de niveau bas à haut de CLK via une grille NOR positive à 2 entrées. Cette caractéristique permet d’utiliser une entrée en tant que fonction d’activation ou d’inhibition de l’horloge. Le maintien de CLK ou CLK INH à un niveau élevé interrompt l’horloge ; le maintien de l’un ou l’autre à un niveau bas active l’autre entrée d’horloge. Cette caractéristique permet à l’horloge système de fonctionner librement, et le registre peut être arrêté sur commande avec l’autre entrée d’horloge. Le CLK INH ne doit être modifié au niveau haut que lorsque le CLK est haut. Le signal CLR sur le SN74HC166 de Texas Instruments annule toutes les autres entrées, y compris le CLK, et remet toutes les bascules à zéro.