Analog Devices Inc. DSP ADSP-SC592 double cœur SHARC + ®

Les DSP à double cœur SHARC+® ADSP-SC592 sont basés sur le double cœur SHARC+ et le cœur ARM® Cortex®-A5. Ces processeurs designal numérique (DSP) disposent d'une architecture Super Harvard (SHA) ADI. Les DSP à double cœur ADSP-SC592 sont optimisés pour les applications audio/virgule flottante à hautes performances avec une grande mémoire d’accès aléatoire statique (SRAM) sur puce. Ses principales caractéristiques comprennent un puissant système DMA avec des DMA 8 mémoires, une protection de la mémoire sur puce et des fonctions de sécurité intégrées.

Les DSP double cœur ADSP-SC592 sont homologués AEC-Q100 pour les applications automobiles telles que les amplificateurs audio, les unités de tête, les ANC/RNC, le divertissement sur les sièges arrière, le cockpit numérique et le système d'aide à la conduite (ADAS). Les autres applications grand public comprennent l'AVR, les consoles de mélange, les réseaux de microphone et les systèmes de conférence. Les DSP double cœur ADSP-SC592 intègrent un BGA _ ED 17 mm x 17 mm, 400 billes avec un pas 0,8 mm, fournissant une solution compacte et à haute densité pour les systèmes électroniques avancés.

Caractéristiques

  • Doubles cœurs à virgule flottante SHARC+ améliorés :
    • Cœurs SHARC + haute performance (jusqu’à 1 GHz chacun)
    • Mémoire SRAM L1 jusqu'à 5 Mo (640 ko) par cœur avec parité (possibilité optionnelle de configurer comme cache)
    • Prise en charge de virgule flottante de 32 bits, 40 bits et 64 bits
    • Prise en charge de virgule fixe 32 bits
    • Adressabilité en octets, mots courts, mot et mots longs
  • Cœur ARM Cortex®-A5 :
    • Jusqu’à 1GHz/1600DMIPS avec NEON/VFPv4-D16
    • Cache d'instructions et de données L1 de 32 ko avec parité
    • Cache L2 256 ko avec parité
  • Mémoire :
    • Grande SRAM sur puce de niveau 2 (L2) avec protection ECC, jusqu'à 2 Mo
    • Une interface de niveau 3 (L3) fournissant une interface 16 bits aux dispositifs SDRAM DDR3/DDR3L
  • Sécurité et protection
    • Accélérateurs matériels cryptographiques
    • Amorçage sécurisé rapide avec protection IP
    • Prise en charge d'ARM® TrustZone
  • Homologué AEC-Q100 pour les applications automobiles
  • Système DMA puissant avec des DMA 8 mémoires
  • Protection de mémoire sur puce
  • Caractéristiques de sécurité intégrées
  • 17 mm x 17 mm, 400 billes BGA _ ED (pas de 0,8 mm)
  • Conforme RoHS

Applications

  • Automobile:
    • Amplificateurs audio
    • Casques
    • ANC/RNC
    • Divertissement pour siège arrière
    • Cockpit numérique
    • ADAS
  • Grand public :
    • Systèmes audio-vidéo
    • Consoles de mixage
    • Réseaux de microphones
    • Systèmes de conférence

Schéma de principe du processeur Arm® Cortex-A5

Schéma de principe - Analog Devices Inc. DSP ADSP-SC592 double cœur SHARC + ®

Schéma de principe du processeur SHARC

Schéma de principe - Analog Devices Inc. DSP ADSP-SC592 double cœur SHARC + ®
Publié le: 2024-03-14 | Mis à jour le: 2025-01-21