9ZML1252EKILF

Renesas Electronics
972-9ZML1252EKILF
9ZML1252EKILF

Fab. :

Description :
Tampon d'horloge 9ZML1252E DB1200ZL MUX DERIV LITE

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 106

Stock:
106 Expédition possible immédiatement
Délai usine :
12 Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Les quantités supérieures à 106 seront soumises à des commandes minimales.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
6,87 € 6,87 €
5,97 € 59,70 €
5,74 € 143,50 €
5,45 € 915,60 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Renesas Electronics
Catégorie du produit: Tampon d'horloge
RoHS:  
12 Output
3.6 ns
HCSL
VFQFPN-72
Differential
400 MHz
3.135 V
3.465 V
9ZML1252E
- 40 C
+ 85 C
Marque: Renesas Electronics
Cycle de service - Maxi.: 55 %
Sensibles à l’humidité: Yes
Style de montage: SMD/SMT
Courant d'alimentation de fonctionnement: 22 mA
Conditionnement: Tray
Produit: Clock Buffers
Type de produit: Clock Buffers
Nombre de pièces de l'usine: 168
Sous-catégorie: Clock & Timer ICs
Type: Low Phase Noise
Poids de l''unité: 3,810 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542390090
MXHTS:
8542399901
ECCN:
EAR99

9ZML12x2E Clock Buffers

Renesas Electronics 9ZML12x2E Clock Buffers are second-generation 2-input/12-output differential MUX for Intel Purley and newer platforms. These clock buffers exceed the demanding DB1200ZL performance specifications and are backward compatible with the 9ZML1232B clock buffer. The 9ZML12x2E buffers utilize low-power, High-speed Current Steering Logic (HCSL) compatible outputs to reduce power consumption and termination resistors. Features include nine selectable SMBus addresses, Phase-Locked-Loop (PLL) or bypass mode, spread spectrum compatibility, and SMBus interface. These clock buffers provide two configurable low-drift I2O settings, one for each input channel, allowing I2O tuning for various topologies. Typical applications include servers, storage, networking, and PCI-Express Gen1–4 or QPI/UPI applications.