Le lien ne peut pas être généré actuellement. Veuillez réessayer.
Registre à décalage 8 bits SN74LV8T596/SN74LV8T596-Q1
Le registre à décalage SN74LV8T596/SN74LV8T596-Q1 de Texas Instruments contient un registre à décalage de 8 bits à chargement série et à sortie parallèle (SIPO), qui alimente un registre de stockage de type D à 8 bits. Toutes les entrées comprennent des déclencheurs Schmitt, éliminant toutes les sorties de données erronées en raison de signaux d'entrée lents ou bruyants. Le registre de stockage a des sorties parallèles à drain ouvert. Des horloges distinctes sont fournies pour le registre de stockage et le registre à décalage. Le registre à décalage est doté d'une fonction d'une entrée de suppression directe (SRCLR), d'une entrée série (SER) et d'une sortie série (QH') pour la mise en cascade. Lorsque l'entrée d'activation de sortie (OE) est élevée, les sorties sont en état d'impédance élevée. L'exploitation de l'entrée OE n'affecte pas les données du registre interne.