EVLSTGAP3SXS-H

STMicroelectronics
511-EVLSTGAP3SXS-H
EVLSTGAP3SXS-H

Fab. :

Description :
Outils de développement de circuits intégrés pour la gestion de l'alimentation Half-bridge evaluation board for STGAP3SXS SiC MOSFETs isolated gate driver with

Cycle de vie:
Nouveau produit:
Nouveau chez ce fabricant.

Disponibilité

Stock:
0

Vous pouvez toujours acheter ce produit pour une commande de réassortiment.

Sur commande:
16
06/03/2026 attendu
24
09/03/2026 attendu
Minimum : 1   Multiples : 1   Maximum : 10
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
50,31 € 50,31 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
STMicroelectronics
Catégorie du produit: Outils de développement de circuits intégrés pour la gestion de l'alimentation
RoHS:  
Evaluation Boards
Gate Driver
5 V
STGAP3SXS
STGAP3SXS
Marque: STMicroelectronics
Conditionnement: Bulk
Type de produit: Power Management IC Development Tools
Nombre de pièces de l'usine: 1
Sous-catégorie: Development Tools
Poids de l''unité: 150 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
9030820000
CAHTS:
9030820000
USHTS:
9030820000
KRHTS:
9030820000
MXHTS:
9030820100
ECCN:
EAR99

Carte d'évaluation demi-pont EVLSTGAP3SXS-H

STMicroelectronics EVLSTGAP3SXS-H Half-Bridge Evaluation Board is designed to evaluate the STGAP3SXS isolated single-gate driver. The STGAP3SXS is characterized by 10A current capability, rail-to-rail outputs, and optimized UVLO and DESAT protection thresholds for SiC MOSFETs. This feature makes the device optimal for high-power motor drivers in industrial applications. The gate driver has a single output pin and a driver line for an external Miller CLAMP N-channel MOSFET. This option optimizes positive and negative gate spike suppression during fast commutations in half-bridge topologies.