LCMXO3LF-9400C-6BG484C

Lattice
842-O3LF9400C6BG484C
LCMXO3LF-9400C-6BG484C

Fab. :

Description :
FPGA - Réseau prédiffusé programmable par l'utilisateur Lattice MachXO3LF; 9400 LUTs; 3.3V

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.

En stock: 25

Stock:
25
Expédition possible immédiatement
Sur commande:
84
17/11/2026 attendu
Délai usine :
40
Semaines Délai de production estimé en usine pour des quantités supérieures à celles indiquées.
Long délai signalé sur ce produit.
Minimum : 1   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
29,15 € 29,15 €
25,37 € 634,25 €
24,48 € 2 056,32 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Lattice
Catégorie du produit: FPGA - Réseau prédiffusé programmable par l'utilisateur
RoHS:  
LCMXO3LF
9400 LE
4700 ALM
432 kbit
384 I/O
2.375 V
3.465 V
0 C
+ 85 C
900 Mb/s
SMD/SMT
CABGA-484
Tray
Marque: Lattice
RAM distribuée: 73 kbit
RAM bloc embarquée (EBR): 432 kbit
Fréquence de fonctionnement max.: 400 MHz
Sensibles à l’humidité: Yes
Nombre de blocs logiques - LAB: 1175 LAB
Tension d'alimentation de fonctionnement: 3.3 V
Type de produit: FPGA - Field Programmable Gate Array
Nombre de pièces de l'usine: 84
Sous-catégorie: Programmable Logic ICs
Nom commercial: MachXO3
Poids de l''unité: 8,210 g
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542399000
CNHTS:
8542399000
CAHTS:
8542390000
USHTS:
8542310060
MXHTS:
8542399901
ECCN:
3A991.d

MachXO3™ FPGAs

Lattice Semiconductor MachXO3™ FPGA family is the smallest, lowest-cost-per-I/O programmable platform, designed to expand system capabilities and bridge emerging connectivity interfaces with both parallel and serial I/O. MachXO3 simplifies the implementation of emerging connectivity interfaces such as MIPI by matching advanced, small-footprint packaging with on-chip resources.