10AS027H3F34I2SG

Altera
989-10AS027H3F34I2SG
10AS027H3F34I2SG

Fab. :

Description :
FPGA - Réseau prédiffusé programmable par l'utilisateur Arria 10 SX 270 SoC FPGA

Modèle de ECAO:
Téléchargez gratuitement le chargeur de bibliothèque pour convertir ce fichier pour votre outil ECAD. En savoir plus sur le modèle ECAD.
Il se peut que des documents supplémentaires soient nécessaires pour une exportation depuis les États-Unis.

Disponibilité

Stock:
Non stocké
Délai usine :
24 Semaines Délai de production estimé en usine.
Minimum : 3   Multiples : 1
Prix unitaire:
-,-- €
Ext. Prix:
-,-- €
Tarif est.:
Ce produit est expédié GRATUITEMENT

Prix (EUR)

Qté. Prix unitaire
Ext. Prix
1 805,65 € 5 416,95 €

Attribut de produit Valeur d'attribut Sélectionner l'attribut
Altera
Catégorie du produit: FPGA - Réseau prédiffusé programmable par l'utilisateur
Restrictions en matière d'expédition :
 Il se peut que des documents supplémentaires soient nécessaires pour une exportation depuis les États-Unis.
RoHS:  
Arria 10 SX 270
270000 LE
101620 ALM
14.65 Mbit
384 I/O
870 mV
980 mV
- 40 C
+ 100 C
17.4 Gb/s
24 Transceiver
SMD/SMT
FBGA-1152
Tray
Marque: Altera
Fréquence de fonctionnement max.: 1.5 GHz
Sensibles à l’humidité: Yes
Tension d'alimentation de fonctionnement: 950 mV
Type de produit: SoC FPGA
Nombre de pièces de l'usine: 1
Sous-catégorie: Programmable Logic ICs
Nom commercial: Arria 10 SoC
Raccourcis pour l'article N°: 964831
Produits trouvés:
Pour consulter des produits similaires, sélectionnez au moins une case.
Sélectionnez au moins une case pour consulter des produits similaires dans cette catégorie.
Attributs sélectionnés: 0

Cette fonctionnalité nécessite l'activation de JavaScript.

TARIC:
8542399000
CNHTS:
8542319090
CAHTS:
8542390000
USHTS:
8542310060
JPHTS:
854239099
MXHTS:
8542399901
ECCN:
3A001.a.7.a

Arria® 10 SX SoC (Système sur puce) FPGA

Les FPGA Altera Arria SoC (Système sur puce) 10 SXnull®, faisant partie du portefeuille de produits de milieu de gamme d'Altera, comportent un sous-système de processeur dur (HPS) intégré basé sur un Arm® Cortex®-A9 à double cœur avec périphériques. Ces FPGA prennent également en charge jusqu'à 48 E/S d'émetteur-récepteur en duplex intégral avec débits de données atteignant 17,4 Gbps pour la communication puce à puce et 12,5 Gbps pour la connectivité du panneau arrière. Les densités logiques prises en charge peuvent atteindre 660K éléments logiques (LE) équivalents.