Analog Devices Inc. Véritable TDU 0,5 GHz à 19 GHz ADAR4002

Le véritable module de retard temporel (TDU) 0,5 GHz à 19 GHz ADAR4002 d'Analog Devices est un véritable TDU à faible puissance, large bande passante, bidirectionnel, à canal unique et un atténuateur numérique par étape (DSA). Le circuit intégré dispose d’une bande passante de 18,5 GHz sur une plage de fréquences de 0,5 GHz à 19 GHz avec une impédance d’entrée de 50 Ω sur les deux ports RF.

Le TDU dispose de deux délais maximum programmables, chacun avec un contrôle de 7 bits. La plage 0 a un retard maximum de 508 ps avec une résolution de 4 ps (std). Cette plage est utilisée à des fréquences plus basses où l’ADAR4002 a moins d’affaiblissement d'insertion et où un retard temporel plus important est nécessaire pour une couverture de phase complète de 360°. La plage 1 a un retard maximum de 254 ps et une résolution de 2 ps (std). Cette plage présente un affaiblissement d'insertion inférieur par rapport à la plage 0. Elle est bénéfique à des fréquences plus élevées, où l'ADAR4002 présente un affaiblissement d'insertion plus élevé et un délai plus court, et une résolution plus fine est requise. Le DSA a une résolution de 6 bits avec une plage d'affaiblissement de 0 dB à 31,5 dB et une taille d'étape de 0,5 dB.

L'ADAR4002 d'Analog Devices est conçu pour fournir un contrôle numérique flexible via un registre à décalage ou une interface à port série (SPI), permettant de chaîner plusieurs puces ensemble. L'ADAR4002 contient une mémoire de registre pour 32 états TDU et DSA. La mémoire, combinée à des séquenceurs sur puce, permet un accès mémoire bidirectionnel rapide via la broche UPDATE. L'ADAR4002 est disponible dans un boîtier LFCSP 14 fils de 2 mm x 3 mm et est spécifié pour fonctionner sur la plage de température de −40 °C à +85 °C.

Caractéristiques

  • Gamme de fréquences de 0,5 GHz à 19 GHz
  • Délai programmable de 7 bits
  • Performance à 10 GHz pour un retard et un affaiblissement minimum
    • Affaiblissement d'insertion
      • Plage 0 de retard temporel : -20,5 dB
      • Plage 1 de retard temporel : -16,2 dB
    • Entrée IP3
      • Plage 0 de retard temporel : 15,2 dBm
      • Plage 1 de retard temporel : 14,1 dBm
    •  Entrée P1dB
      • Plage 0 de retard temporel : 5 dBm
      • Plage 1 de retard temporel : 4,1 dBm
    • Facteur de bruit
      • Plage 0 de retard temporel : 21,2 dB
      • Plage 1 de retard temporel : 16,6 dB
  • Plage de retard programmable (std)
    • Plage 0 : de 0 ps à 508 ps avec une résolution standard de 4 ps
    • Plage 1 : de 0 ps à 254 ps avec une haute résolution de 2 ps
  • Affaiblissement programmable sur 6 bits
    • Plage de réglage de 31,5 dB
    • Résolution de 0,5 dB
  • Entièrement programmable via une SPI 3 ou 4 fils
  • Registre à décalage 14 bits pour le couplage en chaîne et le chargement rapide des données
  • Dissipation d'énergie de 1 mW avec les alimentations doubles 1,2 V et 1,0 V
  • Boîtier LFCSP 14 fils 3 mm x 2 mm

Applications

  • Réseaux d'antennes orientables électroniques
  • Réseaux multifonctions
  • Communications par Satellite (SATCOM)
  • RADAR
  • Liens de données
  • Équipement de test

Schéma de principe fonctionnel

Schéma de principe - Analog Devices Inc. Véritable TDU 0,5 GHz à 19 GHz ADAR4002
Publié le: 2025-11-14 | Mis à jour le: 2025-12-11