BittWare Carte accélérateur FPGA XUP-VV4

La carte accélérateur FPGA BittWare XUP-VV4 dispose du FPGA UltraScale+VU13P et est idéale pour les applications de centres de données à haute densité. Le FPGA UltraScale+VU13P Xilinx offre aux concepteurs un potentiel de performance incroyable avec des éléments logiques 3,8 M ; cela offre une densité de puissance qui rend la gestion thermique difficile. Le XUP-VV4 relève le défi avec la plateforme Viper de BittWare prenant en charge de grandes charges FPGA, jusqu’à 512 GB DDR4 et 4 Ethernet 100 Gbps. La plateforme Viper de BittWare utilise une simulation avancée de flux informatique pour piloter la conception de la carte physique selon une première approche thermique. Cela inclut l'utilisation de caloducs, de canaux de débit d'air et l'organisation de composants pour maximiser le débit d'air disponible limité dans un serveur.

La carte accélérateur FPGA XUP-VV4 de BittWare dispose d'un refroidissement par air par défaut, mais un refroidissement par liquide est également disponible. Le composant fournit le boîtier sans fil Xilinx D2104, permettant aux caloducs de contacter directement la puce, au lieu de passer par le couvercle du dissipateur de chaleur.

Caractéristiques

  • 4x 100 GbE via 4 QSFP28
  • Refroidissement par air ou liquide
  • FPGA VU13P : 3,8 millions de LC FPGA par Xilinx

Caractéristiques techniques

  • FPGA
  • Flash embarquée
    • Mémoire Flash pour FPGA de démarrage
  • Mémoire externe
    • 4 sites DIMM, chacun prenant en charge :
      • Jusqu’à 128 GB DDR4 x72 avec ECC
      • Jusqu’à 576Mbits double QDR-II +x18 (2 bancs 288 Mbits indépendants)
  • Interface hôte
    • interface x16 Gen3 directement vers FPGA
  • Ports USB
    • Accès micro USB à BMC et FPGA JTAG
  • Utilitaire
    • Se connecte à une carte détachable pour UART, une entrée PPS et une entrée d'horloge de 10 MHz
  • UltraPort SlimSAS
    • 2 SlimSAS UltraPort sur le bord arrière connectés au FPGA via 16 émetteurs-récepteurs GTY
    • Peut prendre en charge une interface PCIe x16 ou x8 supplémentaire (nécessite un cœur IP flexible et un port supplémentaire)
  • Cages QSFP
    • 4 cages QSFP28 (zQSFP) sur le panneau avant connectées directement au FPGA via 16 émetteurs-récepteurs
    • Chacun prend en charge 100 GbE, 40 GbE, 4 x 25 GbE ou 4 x 10 GbE et peut être combiné pour 400 GbE
  • Contrôleur de gestion de carte
    • Surveillance de la tension, du courant et de la température
    • Séquençage et réinitialisation de l'alimentation
    • Mises à niveau sur le terrain
    • Configuration et contrôle FPGA
    • Configuration d'horloge
    • Accès au bus I2C
    • USB 2.0
    • Surtensions
  • Refroidissement
    • Dissipateur thermique passif à double largeur - standard
    • Refroidissement liquide à double largeur - en option
  • Électrique
    • Alimentation embarquée dérivée d'un port PCIe 12 V et d'un connecteur AUX (8 broches)
    • La dissipation de puissance dépend de l'application
  • Environnemental
    • Température de fonctionnement : de +5 °C à +35 °C
  • Facteur de forme
    • 3/4-length, carte PCIe à deux ports de hauteur standard
    • 10 x 4,37 pouces (254, x 111,15 mm)
  • Développement de systèmes
    • Boîte à outils BittWorks II – Outils d'hôte, de commande et de débogage pour le matériel BittWare
  • Développement FPGA
    • Exemples de FPGA — Exemple de projets Vivado®
    • Outils Xilinx — Suite de conception Vivado

Compliances

           •  FCC (USA) 47CFR15.107 / 47CFR15.109
           •  CE (Europe) EN 55032:2015/A11:2020 / EN55024:2010 / EN 55035:2017 / EN 61000-3-2:2014 / EN 610003-3:2013
           •  UKCA (United Kingdom) BS EN 55032:2012/AC:2013 / BS EN55024:2010 / BS EN 55035:2017 / BS EN 61000-3-2:2014 / BS EN 610003-3:2013
           •  ICES (Canada) ICES-003 issue 7

           •  Safety objectives referred to in Article 3 and set out in Annex I of DIRECTIVE 2014/35/EU have been fulfilled
           •  RoHS compliant to the 2011/65/EU + 2015/863 directive

Schéma fonctionnel

Schéma de principe - BittWare Carte accélérateur FPGA XUP-VV4
Publié le: 2020-06-11 | Mis à jour le: 2025-10-15