Infineon Technologies SRAM asynchrones ultra fiables MOBL™
Les SRAM asynchrones ultra fiables MOBL™ Infineon Technologies sont fournies avec les performances nécessaires pour servir une large variété d’applications industrielles, de communication, de traitement des données, médicales, grand public et militaires de haute fiabilité. Ces SRAM sont disponibles avec ECC sur puce. Ces composants sont compatibles avec les SRAM asynchrones d'ancienne génération. Cela permet à l’utilisateur d’améliorer la fiabilité du système sans investir dans la refonte de la carte de circuit imprimé. Il s’agit de la première famille de dispositifs qui combine le temps d’accès d’une SRAM asynchrone rapide avec un mode veille unique à ultra-faible puissance (PowerSnooze™). Ces SRAM rapides Infineon Technologies éliminent le compromis entre les performances et la consommation d’énergie dans les applications SRAM asynchrones. Les meilleures caractéristiques de la famille de produits existante sont obtenues grâce à la fourniture d’un nouveau mode de veille à ultra-faible puissance appelé PowerSnooze. Le PowerSnooze est un mode de fonctionnement supplémentaire aux modes de fonctionnement SRAM asynchrones standards (actif, veille et rétention des données). La broche de veille prolongée (DS#) permet au dispositif de basculer entre le mode actif à hautes performances et le mode PowerSnooze à ultra-faible puissance. Avec un courant de veille prolongée pouvant descendre à 15 μA sur les dispositifs 4-Mbit, la SRAM rapide avec PowerSnooze combine les meilleures caractéristiques d’une SRAM rapide et micro-puissance dans un seul dispositif.Ces dispositifs SRAM asynchrones utilisent (38,32) code de hammage ECC pour la détection et la correction des erreurs sur un seul bit. Dans ces SRAM asynchrones ultra fiables, le bloc ECC matériel exécute toutes les fonctions liées à l'ECC en ligne sans intervention de l’utilisateur. Un rayonnement extraterrestre à énergie plus élevée peut basculer sur plusieurs bits adjacents, entraînant des erreurs multi-bits. La détection et la correction des erreurs sur un seul bit du Code de correction des erreurs sont complétées par un système d’entrelacement de bits pour éviter les erreurs multi-bits. Ensemble, ces caractéristiques améliorent considérablement les performances de taux d’erreur progressive (SER), entraînant des taux FIT à la pointe de l’industrie inférieurs à 0,1 FIT/Mbit.
Caractéristiques
- Taux d’erreur progressive < 0,1 FIT/Mbit pour une haute fiabilité
- Broche ERR pour indiquer des erreurs à un seul bit
- Options de densité 4 Mbit, 8 Mbit, 16 Mbit
- Temps d’accès rapide 10 ns
- Courant de veille ultra-faible 8,7 μA (4 Mbit MOBL)
- Configurations de largeur de bus x8, x16 et x32
- Large plage de tension d'exploitation de 1,8 V à 5 V
- Classes de température industrielle et automobile
Applications
- Automatisation et contrôle industriels
- Périphériques multifonctions (MFP)
- Systèmes d’info-divertissement automobiles
- ADAS automobiles
