Texas Instruments Microprocesseurs à faible coût Arm ® AM62x/AM62x-Q1
Les MPU économiques AM62x/AM62x-Q1 de Texas Instruments basés sur Arm®sont conçus pour le développement d'applications Linux® avec des performances évolutives Arm® Cortex®-A53 et des fonctions intégrées. Ces appareils prennent en charge le double affichage, l'accélération graphique 3D et un ensemble étendu de périphériques. Les processeurs AM62x/AM62x-Q1 sont bien adaptés à un large éventail d'applications automobiles et industrielles, tout en offrant des fonctions intelligentes et une architecture d'alimentation optimisée. Les dispositifs AM62x-Q1 sont qualifiés AEC-Q100 pour les applications automobiles.Le commutateur Ethernet Gigabit à 3 ports dispose d'un port interne et de deux ports externes avec prise en charge du réseau sensible au temps (TSN). Un module PRU supplémentaire sur l'appareil permet une capacité d'E/S en temps réel. De plus, le vaste ensemble de périphériques inclus dans les processeurs AM62x/AM62x-Q1 permet une connectivité au niveau du système, telle que MMC/SD, USB, OSPI, interface de caméra, CAN-FD, et GPMC pour une interface hôte parallèle vers un ASIC/FPGA externe. Les appareils AM62x prennent également en charge le démarrage sécurisé pour la protection de la propriété intellectuelle grâce au module de sécurité matériel (HSM) intégré. Ces dispositifs utilisent une gestion avancée de l'alimentation pour les applications portables et sensibles à la consommation d'énergie.
Caractéristiques
- Cœurs de processeur
- Sous-système de microprocesseur Arm Cortex-A53 jusqu`à 64 bits quadruple jusqu'à 1,4 GHz.
- 1 MCU Arm Cortex-M4F simple cœur jusqu'à 400 MHz
- Gestionnaire d'appareils/d'alimentation dédié
- Multimédia
- Sous-système d'affichage
- Unité de traitement graphique 3D
- Une interface série de caméra (CSI-Rx) - 4 voies avec DPHY
- Sous-système de mémoire
- Jusqu'à 816 ko de RAM sur puce
- Sous-système DDR (DDRSS)
- Sécurité fonctionnelle :
- Conforme à la sécurité fonctionnelle ciblée [Industriel]
- Composants développés pour les applications de sécurité fonctionnelle
- La documentation sera disponible pour aider à la conception du système de sécurité fonctionnelle CEI 61508
- Capacité systématique jusqu'à SIL 3 ciblé
- Intégrité matérielle jusqu'à SIL 2 ciblé
- Certification liée à la sécurité
- CEI 61508 par TUV SUD prévu
- Homologué AEC-Q100
- Conforme à la sécurité fonctionnelle ciblée [Industriel]
- Sécurité :
- Démarrage sécurisé pris en charge
- Accélération cryptographique prise en charge
- Sécurité du débogage
- Environnement d'exécution de confiance (TEE) pris en charge
- Sécuriser la prise en charge de stockage
- Prise en charge du cryptage à la volée pour l'interface OSPI en mode XIP
- Sous-système PRU
- Sous-système d'unité (PRUSS) en temps réel programmable à double cœur fonctionnant jusqu'à 333 MHz
- Conçu pour piloter les broches GPIO pour des protocoles à cycle précis tels que les protocoles supplémentaires :
- Entrée/sortie à usage général (broches GPIO)
- UARTs
- I2C
- CAN externe
- Mémoire de programme de 16 ko par PRU avec conducteur de masse SECDED
- Mémoire de données de 8 Ko par PRU avec conducteur de masse SECDED
- Mémoire à usage général de 32 Ko avec conducteur de masse SECDED
- Accélérateur CRC32/16 HW
- Mémoire de pavé rayonnant avec trois bancs de registres 30 x 32 bits
- Un minuteur industriel 64 bits avec neuf événements de capture et 16 événements de comparaison, ainsi qu'une compensation lente et rapide
- Un contrôleur d'interruption (INTC), au minimum 64 événements d'entrée pris en charge
- Interfaces à haut débit :
- Commutateur Ethernet intégré prenant en charge (un total de deux ports externes)
- Deux ports USB2.0
- Connectivité générale :
- 9 émetteurs-récepteurs asynchrones universels (UART)
- 5 contrôleurs d'Interface périphérique série (SPI)
- 6 ports de circuit inter-intégré (I2C)
- 3 ports série audio multicanaux (McASP)
- 3 modules PWM améliorés (ePWM)
- 3 modules d'impulsion d'encodeur en quadrature amélioré (eQEP)
- 3 modules de capture améliorée (eCAP)
- E/S à usage général (GPIO), toutes les E/S LVCMOS peuvent être configurées comme GPIO.
- 3 modules de contrôleur de zone de réseau (CAN) avec prise en charge CAN-FD
- Média et stockage de données
- 3 interfaces numériques sécurisées (SD) (4b+4b+8b)
- 1 contrôleur de mémoire à usage général (GPMC) jusqu'à 133 MHz
- OSPI/QSPI avec prise en charge DDR / SDR
- Gestion de l'alimentation :
- Modes faible puissance pris en charge par composant / gestionnaire de l'alimentation
- Solution de gestion optimale de l'énergie :
- CI de gestion d'alimentation (PMIC) TPS65219 recommandés
- Options de démarrage :
- UART
- EEPROM I2C
- Flash OSPI/QSPI
- Mémoire Flash NOR/NAND GPMC
- Flash NAND série
- Carte SD
- eMMC
- Démarrage USB (hôte) à partir d'un dispositif de stockage de masse
- Démarrage USB (périphérique) à partir d'un hôte externe (mode DFU)
- Ethernet
- Technologie / boîtier
- technologie 16 nm
- BGA (ALW) FCCSP 425 broches, pas de 0,5 mm, 13 mm x 13 mm
Applications
- Interfaces homme-machine (IHM)
- Automatisation de la vente au détail
- Système de surveillance de pilote (DMS/OMS) / surveillance de cabine (ICM)
- Unité de contrôle télématique (TCU)
- Cloud de points 3D
- Véhicule vers infrastructure / véhicule vers véhicule (V2X / V2V)
- Groupe d'instruments automobiles reconfigurables 3D
- Interface utilisateur et connectivité de l'appareil
- Équipements médicaux
Vidéos
Schéma fonctionnel
