Texas Instruments Registres à décalage SIPO de 8 bits CD74AC164/CD74ACT164
Les registres à décalage SIPO de 8 bitsCD74AC164/CD74ACT164 de Texas Instruments possèdent deux entrées série (A et B) connectées via une grille AND et une entrée transparente asynchrone (CLR). Le dispositif nécessite un signal haut sur A et B pour mettre la ligne de données d’entrée sur un niveau élevé ; un signal bas sur l’une ou l’autre des deux lignes définira la ligne de données d’entrée sur un niveau bas. Les données A et B peuvent être modifiées lorsque CLK est haut ou bas, à condition que les exigences de temps de préparation minimum soient respectées.La broche CLK du CD74AC164/CD74ACT164 de Texas Instruments est activée par le front montant, ce qui déclenche la transition de BAS à HAUT. Après une activation par le front positif, le dispositif stockera le résultat de la ligne de données d’entrée (A ● B) dans le premier registre et transmettra les données de chaque registre au registre suivant. Les données du dernier registre, QH, seront ignorées à chaque déclenchement de l’horloge. Si un signal bas est appliqué à la broche CLR, le CD74AC164/CD74ACT164 définira immédiatement toutes les valeurs des registres sur une valeur logique basse.
Caractéristiques
- Entrées tamponnées
- Retard de propagation standard de 6 ns à VCC = 5 V, TA = 25 °C, CL = 50 pF
- Processus et conception de circuit CMOS résistants au verrouillage SCR
- Vitesse de FAST™/AS/S bipolaire avec une consommation d’énergie considérablement réduite
- Délais de propagation équilibrés
- Les types CA présentent une exploitation de 1,5 V à 5,5 V et immunité au bruit équilibrée à 30 % de l’alimentation
- Courant de glissement de sortie de ±24 mA
- Sortant jusqu’à 15 circuits intégrés FAST™
- Pilote des lignes de transmission de 50 Ω
Schéma fonctionnel
Publié le: 2024-12-04
| Mis à jour le: 2024-12-12
