Texas Instruments Synchroniseur de réseau haute performance LMK5C33414A

Le synchroniseur de réseau haute performance LMK5C33414A de Texas Instruments comprend un nettoyeur de gigue conçu pour répondre aux exigences rigoureuses des communications sans fil et des applications d'infrastructure. Le synchroniseur de réseau intègre trois DPLL pour fournir une gigue et une atténuation de commutation sans faille avec une largeur de bande de boucle programmable et sans filtres de boucle externes. Cette fonction maximise la flexibilité et la facilité d'utilisation de l'appareil. Chaque phase DPLL verrouille un APLL apparié à une entrée de référence.

APLL3 est doté d'une PLL ultra performante avec la technologie BAW (Bulk Acoustic Wave) brevetée par TI. Il peut générer des horloges de sortie 491,52 MHz avec une gigue RMS de 42 fs standard/60 fs maximum, indépendamment de la gigue et des caractéristiques de la fréquence d'entrée de la référence DPLL. APLL2 et APLL1 offrent des options pour un deuxième ou troisième domaine de fréquence et/ou de synchronisation.

La circuiterie de validation de référence surveille les horloges de référence DPLL et effectue une commutation sans heurt entre elles lors de la détection d'un événement de basculement. Le mode zéro délai (ZDM) et l'annulation de phase peuvent être activés pour contrôler la relation de phase entre l'entrée et la sortie. Le LMK5C33414A de Texas Instruments est entièrement programmable via l'interface SPI ou I2C. L'EEPROM embarquée peut être utilisée pour personnaliser les horloges de démarrage du système. Le composant dispose de profils ROM par défaut comme options de repli.

Caractéristiques

  • Horloges sans fil à très faible gigue basées sur un VCO BAW
    • Gigue RMS 42 fs standard/60 fs maximum à 491,52 MHz
    • Gigue RMS 47 fs standard/65 fs maximum à 245,76 MHz
  • Trois boucles à verrouillage de phase numériques (DPLL) hautes performances avec des boucles à verrouillage de phase analogiques (APLL) appariées.
    • Largeur de bande de la boucle DPLL programmable de 1 mHz à 4 kHz
    • Pas de réglage de la fréquence du DCO <>
  • Quatre entrées DPLL différentielles ou asymétriques
    • Fréquence d'entrée de 1 Hz (1 PPS) à 800 MHz
    • État holdover numérique et commutation sans contact
  • 14 sorties différentielles avec formats de sortie programmables HSDS/LVPECL, LVDS et HSCL
    • Jusqu'à 18 sorties de fréquence au total lorsque configuré avec 6 sorties de fréquence LVCMOS sur OUT0_P/N, OUT1_P/N, GPIO1, et GPIO2 et 12 sorties différentielles
    • Fréquence de sortie de 1 Hz (1 PPS) à 1 250 MHz avec oscillation programmable et mode commun
    • Conforme PCIe Gen 1 à 6
  • Interface I2C, SPI à 3 fils ou SPI à 4 fils
  • Température de fonctionnement ambiante de -40 °C à +85 °C

Applications

  • Réseaux sans fil 4 G et 5 G
    • Système d'antennes actives (AAS), mMIMO
    • Unité de radio à distance (RRU) macro
    • Bande de base CPRI/eCPRI, unités centralisées, distribuées (BBU, CU, DU)
    • Station de base à petites cellules
  • SyncE (G.8262), SONET/SDH (Stratum 3/3E, G.813, GR-1244, GR-253), horloge secondaire PTP IEEE 1588
  • Nettoyage de vacillement, atténuation de déclenchement et génération d'horloge de référence pour 56 g/112 g PAM-4 SerDes
  • Réseaux de transport optique (OTN G.709)
  • Accès de ligne fixe large bande
  • Test et mesure industriels

Schéma fonctionnel simplifié standard

Schéma de principe - Texas Instruments Synchroniseur de réseau haute performance LMK5C33414A
Publié le: 2024-03-15 | Mis à jour le: 2025-03-12