Texas Instruments Tampon/multiplicateur/diviseur JESD LMX1205

Le tampon/multiplicateur/diviseur JESD LMX1205 de Texas Instruments possède une capacité haute fréquence, un faible vacillement et un retard programmable de l'entrée et de la sortie d'horloge. En raison de ces caractéristiques, ce dispositif présente une excellente approche des convertisseurs de données haute fréquence et haute précision d'horloge, sans dégradation du rapport signal-bruit. Chacune des quatre sorties d'horloge haute fréquence et des sorties LOGICLK supplémentaires avec une plage de division plus large est associée à un signal d'horloge de sortie SYSREF. Le signal SYSREF pour les interfaces JESD204B/C peut être transmis ou généré en interne en tant qu'entrée et re-réglé sur les horloges du dispositif. Le réglage du délai silencieux au niveau du chemin d'entrée de l'entrée d'horloge haute fréquence et des chemins individuels de sortie horloge garantit des horloges à faible décalage dans un système multicanal. Pour l'application de synchronisation d'horloge du convertisseur de données, il est essentiel que le vacillement de l'horloge soit inférieur au vacillement d'ouverture du convertisseur de données. Dans les applications où plus de quatre convertisseurs de données doivent être synchrones, diverses architectures en cascade peuvent être développées en utilisant plusieurs dispositifs pour distribuer tous les signaux SYSREF et les horloges haute fréquence requises. Le LMX1205 de Texas Instruments est un choix exemplaire pour le cadencement des convertisseurs de données lorsqu'il est combiné à une source d'horloge de référence à ultra-bruit faible, en particulier lors de l'échantillonnage au-dessus de 3 GHz.

Caractéristiques

  • Fréquence de sortie de 300 MHz à 12,8 GHz
  • Délai d'entrée réglable sans bruit jusqu'à 60 ps avec une résolution de 1,1 ps
  • Délais de sortie réglables individuellement jusqu'à 55 ps avec une résolution de 0,9 ps
  • Quatre horloges haute fréquence avec des sorties SYSREF correspondantes
    • Division partagée par 1 (dérivation), 2, 3, 4, 5, 6, 7 et 8
    • Multiplicateur programmable partagé x2, x3, x4, x5, x6, x7 et x8
  • Sortie LOGICLK avec sortie SYSREF correspondante
    • Sur une banque de diviseurs séparée
    • Pré-diviseur 1, 2, 4
    • 1 (dérivation), 2, …, 1023 après le diviseur
    • Deuxième option d'horloge logique avec diviseurs supplémentaires 1, 2, 4 et 8
  • Bruit ultra-faible
    • Niveau de bruit : –159 dBc/Hz à la sortie 6 GHz
    • Vacillement additif (CC à fCLK) : 36 fs
    • Vacillement additif (100 Hz à 100 MHz) : 10 fs
  • Six niveaux de puissance de sortie programmables
  • Sorties d'horloge SYSREF synchronisées
    • 508 ajustements d'étape de retard de moins de 2,5 ps à 12,8 GHz
    • Modes de générateur, de répéteur et de resynchronisation du répéteur
    • Fonction de fenêtrage pour les broches SYSREFREQ afin d'optimiser la synchronisation
  • Caractéristique SYNC pour tous les diviseurs et dispositifs multiples
  • Tension d'exploitation de 2,5 V
  • Température de fonctionnement de –40ºC à +85ºC

Applications

  • Test et mesure
    • Oscilloscope
    • Testeurs d'équipements sans fil
    • Numériseurs à large bande
  • À usage général
    • Horloge convertisseur de données
    • Distribution/division du tampon d'horloge
  • Aérospatiale et défense
    • Radar
    • Guerre électronique
    • Frontal du demandeur
    • Munitions
    • Formation de faisceau/antenne à réseau de phase

Schéma fonctionnel

Schéma de principe - Texas Instruments Tampon/multiplicateur/diviseur JESD LMX1205
Publié le: 2025-03-06 | Mis à jour le: 2025-03-28