Renesas Electronics Kits d'évaluation RC38208A-EVK
Les kits d’évaluation RC38208A-EVK de Renesas Electronics sont utilisés pour évaluer l’atténuateur de vacillement/le générateur d‘horloge à très faible bruit de phase 3 RC38208 de FemtoClock™. Les RC38208 sont des atténuateurs de vacillement à très faible bruit de phase, des synthétiseurs d’horloge multifréquence et des oscillateurs à commande numérique (DCO). Ces dispositifs flexibles et à faible puissance produisent des horloges avec un bruit de phase et des signaux parasites dans la bande très faibles pour les émetteurs-récepteurs RF 4G et 5G et avec une gigue inférieure à 18fs RMS pour les SerDes 112 Gbps et 224 Gbps.Les cartes d'évaluation permettent d'évaluer des paramètres tels que le bruit de phase, l'atténuation des bruits parasites, la fréquence d'horloge, le décalage de sortie, l'alignement de phase, la synchronisation du dispositif et la forme d'onde du signal. Le RC38208A de la carte accepte toute fréquence d’entrée de 1 kHz à 1 GHz.
Caractéristiques
- Deux entrées d’horloge différentielles
- Huit sorties d’horloge différentielles
- La borne XIN peut utiliser un générateur de signal de laboratoire ou des composants OCXO/TCXO/XO et une carte
- L’EEPROM embarquée stocke les données de configuration de démarrage
- Connecteurs d'alimentation électrique de laboratoire
- Port série pour la configuration et la lecture du registre
- Plages de fréquence VCO
- 9,8 GHz à 10,35 GHz pour RC38208A1-EVK
- 9,25 GHz à 9,85 GHz pour RC38208A2-EVK
Applications
- Synchronisation pour CNA/CAN et DSP frontal optique
- DCO haute performance pour horloges basées sur un protocole de temps de précision (PTP)
- Horloge de référence pour SerDes 112 Gbps et 224 Gbps
- Unités de distribution (DU), commutateurs et routeurs 5 G
Équipement nécessaire
- Interface USB 2.0 ou USB 3.0
- Espace disque disponible minimal 600 MB (1,5 Go 64 bits), 1 Go (2 Go 64 bits) recommandé
- Processeur minimum 1GHz
- Mémoire minimale 512 Mo, 1 Go recommandé
Schéma fonctionnel
Publié le: 2024-10-11
| Mis à jour le: 2024-10-23
