ROHM Semiconductor EEPROM de BUS I²C de série BR24G512x-5A (2 fils)
Les EEPROM de bus I ²C série BR24G512x-5A de ROHM Semiconductor (2 fils) sont des EEPROM en série de 512 Kbit à faible consommation de courant avec une haute endurance et des cycles d’écriture à haut débit. Ces composants disposent d’une large limite de tension de fonctionnement de 1,6 V à 5,5 V et d’un fonctionnement 1 MHz possible. Les EEPROM BR24G512x-5A intègrent tous les contrôles via 2 ports d’horloge série (SCL) et de données série (SDA). Ces EEPROM évitent les erreurs d’écriture des données à basse tension grâce à la fonction WP (Write Rate). Les EEPROM de bus I²C BR24G512x-5A offrent 4 millions de cycles d’écriture, un temps de cycle d’écriture de 3,5 ms et 200 ans de période de conservation des données. Les applications standard incluent les équipements électroniques ordinaires tels que les AV, les OA, les télécommunications, les appareils électroménagers électroniques et les divertissements.Caractéristiques
- Toutes les commandes sont disponibles avec 2 ports d'horloge série (SCL) et de données série (SDA)
- Large limite de tension de fonctionnement de 1,6 V à 5,5 V, exploitation en 1 MHz possible
- Mode d’écriture de page de 128 caractères
- Format 64 K x 8 bits
- Faible consommation de courant
- Prévention des erreurs d’écriture :
- Fonction de protection contre l’écriture (WP) ajoutée
- Prévention des erreurs d'écriture à basse tension
- Filtre de bruit intégré broche SCL/SDA
- État de livraison initiale FFh
Caractéristiques techniques
- Interface bus I²C (2 fils)
- Cycles d'écriture
- 4 millions de fois (Ta = 25 °C)
- 200 ans de conservation des données (TA = 55 °C)
- Durée du cycle d’écriture de 3,5 ms (maximum)
- Plage de tension d’alimentation de 1,6 V à 5,5 V
- Plage de température de fonctionnement ambiante de -40°C à 85°C
Applications
- Équipement électronique ordinaire
- Équipement audiovisuel (AV)
- Équipement d’automatisation de bureau (OA)
- Équipements de télécommunications
- Appareils électroménagers
- Appareils d'amusement
Schéma fonctionnel avec circuit d’application
Publié le: 2024-01-02
| Mis à jour le: 2024-02-01
