Texas Instruments Microcontrôleurs double cœur Delfino TMS320F2837xD

Les microcontrôleurs double cœur Delfino TMS320F2837xD deTexas Instruments sont une unité de microcontrôleur (MCU) à virgule flottante 32 bits conçue pour les applications avancées de contrôle en boucle fermée. Ils peuvent inclure des moteurs industriels et des commandes de servomoteurs, des onduleurs et convertisseurs solaires, de la puissancenumérique, le transport et des communications sur lignes électriques. Le F2837xD prend en charge une nouvelle architecture C28x à double cœur qui améliore considérablement les performances du système tout en intégrant des périphériques analogiques et de contrôle. Cela permet aux concepteurs de consolider les architectures de contrôle et d’éliminer l’utilisation du multiprocesseur dans les systèmes haut de gamme. Cette famille comprend deux coprocesseurs de contrôle en temps réel CLA. Le CLA est un processeur indépendant à virgule flottante 32 bits qui fonctionne à la même vitesse que le CPU principal. Le CLA répond aux déclencheurs périphériques et exécute le code en même temps que le CPU C28x principal. Cette capacité de traitement parallèle peut doubler efficacement les performances de calcul d’un système de contrôle en temps réel.

If an application requires a radiation-hardened device, the F28377DPTPSEP will meet those requirements.

Caractéristiques

  • Architecture à double cœur
    • CPU 32 bits TMS320C28x
    • 200 MHz
    • Instructions à virgule flottante simple précision IEEE 754
    • Unité de mathématiques trigonométriques (TMU)
    • Viterbi/Unité de mathématiques complexes (VCU-II)
  • Deux Control Law Accelerators programmables (CLA)
    • 200 MHz
    • Instructions à virgule flottante simple précision IEEE 754
    • Exécute le code indépendamment du CPU principal
  • Mémoire sur puce
    • 512 KB (256 kW) ou 1 MB (512 kW) de mémoire Flash (protégé ECC)
    • 172 KB (86 kW) ou 204 KB (102 kW) de RAM (protégé ECC ou parité)
    • Sécurité à double zone prenant en charge le développement de tiers
  • Contrôle de système et horloge
    • Deux oscillateurs 10 MHz « Zero Pin » internes
    • Oscillateur à quartz sur puce et entrée d'horloge externe
    • Minuteur de surveillance à fenêtre temporelle
    • Circuit de détection d’horloge manquante
  • Cœur 1,2 V, conception E/S 3,3 V
  • Périphériques de système
    • Deux Interfaces mémoire externes (EMIF) avec support ASRAM et SDRAM
    • Doubles contrôleurs DMA (Direct Memory Access) 6 canaux
    • Jusqu’à 169 broches d’entrée/sortie à usage général multiplexées programmables individuellement avec filtrage d’entrée
    • Contrôleur d’interruption périphérique étendu (ePIE)
    • Prise en charge de plusieurs modes basse consommation (LPM) avec réveil externe
  • Périphériques de communication
    • USB 2,0 (MAC+PHY)
    • Prise en charge de l’interface de Port parallèle universel (uPP) Compatible 3,3 V 12 broches
    • Deux modules CAN, D_CAN (démarrage par broche)
    • Trois Ports SPI haut débit (jusqu’à 50 MHz) (démarrage par broche)
    • Deux ports série à tampon multicanal (McBSP)
    • Quatre Interfaces de communication série (SCIs) (démarrage par broche)
    • Deux Interfaces I2C (démarrage par broche)
  • Sous-système analogique
    • Jusqu’à quatre convertisseurs analogiques-numériques (CAN)
      • Mode 16 bits
        • 1,1 MSPS chacun (jusqu’au système 4,4 MSPS)
        • Différentiel
        • Jusqu'à 12 canaux externes
      • Mode 12 bits
        • 3,5 MSPS chacun (débit système jusqu’à 14 MSPS)
        • Entrées asymétriques
        • Jusqu'à 24 canaux externes
      • Échantillonnage unique (S/H) sur chaque CAN
      • Post-traitement intégré HW des conversions CAN
        • Étalonnage du décalage de saturation
        • Erreur du calcul du point de consigne
        • Comparaison de points de passage haut, bas et à zéro, avec capacité d’interruption
        • Capture du délai de déclenchement à échantillonnage
    • Huit comparateurs à fenêtre temporelle avec des références de convertisseur numérique-analogique (CNA) 12 bits
    • Trois sorties CNA à tampon 12 bits
  • Périphériques de contrôle améliorés
    • 24 canaux MLI avec fonctionnalités améliorées
    • 16 canaux de modulateur de largeur d’impulsion haute résolution (HRPWM)
      • Haute résolution sur les canaux A et B de 8 modules MLI
      • Prise en charge de la bande morte (standard et haute résolution)
    • Six modules de capture améliorée (eCAP)
    • Trois modules d’impulsion d’encodeur en quadrature améliorés (eQEP)
    • Huit canaux d’entrée du module de filtre Sigma-Delta (SDFM), 2 filtres parallèles par canal
      • Filtrage de données SDFM standard
      • Filtre comparateur pour une action rapide hors plage

Applications

  • Systèmes avancés d'aide à la conduite (ADAS)
  • Automatisation des bâtiments
  • Point de vente électronique
  • Groupe motopropulseur véhicules électriques/véhicules électriques hybrides (EV/HEV)
  • Automatisation d'usine
  • Infrastructure de réseau électrique
  • Transport industriel
  • Domaine médical / santé / remise en forme
  • Entraînements à moteur
  • Transmission de puissance
  • Infrastructure Télécom
  • Test et mesure

Schéma fonctionnel

Schéma de principe - Texas Instruments Microcontrôleurs double cœur Delfino TMS320F2837xD

Vidéos

Publié le: 2015-11-30 | Mis à jour le: 2025-12-17