Le lien ne peut pas être généré actuellement. Veuillez réessayer.
Tampon d'horloge LVDS à faible gigue additive LMK1D121x
Le tampon d'horloge LVDS à faible gigue additive LMK1D121x de Texas Instruments est spécialement conçu pour piloter des lignes de transmission de 50 Ω. Lors du pilotage d'entrées en mode asymétrique, appliquez la tension de polarisation appropriée à la broche d'entrée négative non utilisée. Le LMK1D1212 distribue avec un minimum d'asymétrie l'une des deux entrées d'horloge sélectionnables (IN0 et IN1) à 12 paires de sorties d'horloge LVDS différentielles (OUT0 à OUT11). De même, le LMK1D1216 distribue 16 paires de sorties d'horloge LVDS différentielles (OUT0 à OUT15). La famille LMK1D121x peut accepter deux sources d'horloge dans un multiplexeur d'entrée. Les entrées peuvent être LVDS, LVPECL, LP-HCSL, HCSL, CML, ou LVCMOS.