Analog Devices Inc. Émetteurs-récepteurs M-LVDS

Les émetteurs-récepteurs M-LVDS ADN4680E d'Analog Devices Inc. sont des paires de pilotes et de récepteurs qui peuvent fonctionner sans retour à zéro (NRZ) jusqu'à 125 MHz ou 250 Mbit/s. Le pilote et le récepteur de chaque émetteur-récepteur sont connectés en configuration semi-duplex. Cette configuration permet de configurer chaque émetteur-récepteur via des broches d'activation indépendantes pour l'envoi ou la réception de données.

Les émetteurs-récepteurs M-LVDS Quad ADN4680E d'ADI fournissent une protection contre les décharges électrostatiques (ESD) pouvant atteindre ±15 kV via les broches du bus. Les émetteurs-récepteurs sont optimisés pour une faible consommation d'énergie dynamique à utiliser dans les applications à haute densité. L'ADN4680E est conçu selon la norme TIA/EIA-899 pour une utilisation dans les réseaux M-LVDS et complète les dispositifs LVDS TIA/EIA-644 avec des capacités multipoints supplémentaires.

Les récepteurs détectent l'état du bus avec une entrée différentielle de seulement ±50 mV sur une plage de tension en mode commun de -1 V à +3,4 V. Chaque récepteur est sélectionnable par broche comme récepteur de type 1 ou de type 2 indépendamment. Les récepteurs de type 1 ont 15 mV d'hystérésis, de sorte que les signaux lents ou la perte d'entrée ne conduisent pas à des oscillations de sortie. Les récepteurs de type 2 présentent un seuil de décalage, garantissant l'état de sortie lorsque les entrées sont ouvertes (circuit ouvert à sécurité intégrée), que le bus est inactif (bus inactif ou terminé à sécurité intégrée) ou que les entrées sont court-circuitées.

L'ADN4680E est proposé en boîtier LFCSP compact à 48 fils de 7 mm × 7 mm et dispose d'une plage de température de fonctionnement de -40 °C à +105 °C.

Caractéristiques

  • Quatre émetteurs-récepteurs M-LVDS (paires pilote et récepteur)
  • Fréquence de commutation 250 Mbit/s (125 MHz)
  • Sélection de broches indépendante pour chaque récepteur, deux modes :
    • Type 1 : hystérésis d'entrée standard de 15 mV
    • Type 2 : décalage de tension de seuil d'entrée différentielle de 100 mV pour prendre en charge les circuits ouverts, les courts-circuits et les circuits inactifs du bus
  • Compatible avec la norme TIA/EIA-899 pour M-LVDS
  • Mise sous tension/hors tension exempte d'impulsions sur le bus M-LVDS
  • Temps de transition contrôlés sur la sortie du pilote
  • Plage de mode commun de −1 V à +3,4 V, permettant une communication avec ±2 V de bruit de terre
  • Sorties pilote élevées-Z lorsque l'équipement est désactivé ou hors tension
  • Broches d'activation indépendantes pour chaque pilote et récepteur
  • Protection ESD optimisée sur les broches de bus
    • HBM ≥±15 KV, décharge dans l'air
    • HBM ≥±8 kV, décharge par contact
    • CEI 61000-4-2 ≥±10 kV, décharge dans l'air
    • CEI 61000-4-2 ≥±8 kV, décharge de contact
  • Protection ESD améliorée HBM ±8 kV pour toutes les broches, décharge de contact
  • Plage de température de fonctionnement de -40 ºC à +105 ºC
  • Disponible en LFCSP 48 fils, 7 mm x 7 mm

Applications

  • Transmission de données multipoint de fond de panier et câble
  • Distribution d'horloge multipoint
  • Alternative basse consommation, haut débit aux liaisons RS-485 plus courtes
  • Réseau et infrastructure de station de base sans fil
  • Infrastructure de réseau et systèmes de protection de relais
  • Extension différentielle des réseaux SPI

SCHÉMA DE PRINCIPE FONCTIONNEL

Schéma de principe - Analog Devices Inc. Émetteurs-récepteurs M-LVDS

Vidéos

Publié le: 2021-10-28 | Mis à jour le: 2023-02-06