Texas Instruments Registres à décalage 8 bits SN74AHC164/SN74AHC164-Q1
Les registres à décalage de 8 bits SN74AHC164/SN74AHC164-Q1 de Texas Instruments ont des entrées de série de grille AND et une entrée transparente asynchrone (CLR). Les sorties sont directement connectées au registre à décalage interne, ce qui permet de modifier immédiatement les sorties lorsque les valeurs sont décalées dans le registre. Les entrées série (A et B) de grille permettent un contrôle complet des données entrantes. Un niveau bas à l'une ou l'autre entrée inhibe l'entrée des nouvelles données et réinitialise la première bascule bistable au niveau bas à la pulsation de l'horloge suivante (CLK). Une entrée de haut niveau active l'autre entrée. Cette entrée détermine l'état de la première bascule bistable. Si les exigences en matière de temps de configuration minimum sont respectées, les données des entrées série peuvent être modifiées lorsque CLK est haut ou bas. L'horloge se produit lors de la transition de niveau bas à élevé du CLK. Les dispositifs SN74AHC164-Q1 de Texas Instruments sont qualifiés AEC-Q100 pour les applications automobiles.Caractéristiques
- Plage de fonctionnement de 2 V à 5,5 V VCC
- Faible retard, 14 ns maximum (VCC = 5 V, CL = 50 pF)
- Les performances de verrouillage dépassent 250 mA par JESD 17.
Applications
- Augmenter le nombre de sorties sur un microcontrôleur
- Stocker temporairement jusqu'à 8 bits de données
Fiches techniques
Ressources supplémentaires
- Note d'application — Implications des entrées CMOS lentes ou flottantes
- Guide de sélection : Petit guide logique
- Guide de sélection : guide logique
- Note d'application : comment sélectionner Little Logic
- Note d'application — Comprendre et interpréter les fiches techniques de logique standard
- Guide d'utilisation : Livre de données LOGIC Pocket
- Note d'application : Choisir la bonne solution de conversion de niveau
- Systèmes d'aide à la conduite automobile (ADAS) : Faire progresser l'autonomie
Schéma logique (logique positive)
Publié le: 2024-04-26
| Mis à jour le: 2025-05-06
